## <u>Sequentielle Logik</u>

Hat gegenüber der Kombinatorischen Logik mehrere Zustände und enthält Speicher.

## Clock Signal

Ein Verfahren, den richtigen zeitlichen Ablauf beim Bedrieb einer elektronischen Schaltung sicherzustellen.



Periode T = TO + TM [5] -> Zeit in der sich das Signal beginnt zu wiederholen

Frequenz f = 1/T [Hz] -> Je grösser die Periode desto lieber die Frequenz (und umgekehrt)

Duty-Cycle = T1/T -> Verhältnis zwischen der Impulsdaver zur Periodendaver

## Notationen

Zähler (Counters): Zustand vom Ausgang hängt vom internen Zustand ab.

Schieberegister (Shift-Register) : Mehrere in Reihe geschaltene FFs

Zustandsautomaten (Finite State Machine FSM): Ausgang ist abhängig vom internen Zustand und dem Input.

FF Ausgangswert entspricht dem Zustand des Automaten.

157 in binar: 10011 01 Most Significant Bit (MSB), Least Significant Bit (LSB)

## <u>D-Flip-Flop</u>

Flanken-getriggertes 1-Bit Speicher-Element (Basis-Element). Bei jedem steigendem Takt-Signal wird der Speicher aktualisiert.

1 Flip-Flop Kann 2 Zustände annehmen. n Flip-Flops Können 2<sup>n</sup> Zustände annehmen. z.B. 4 FlipFlops → 2<sup>4</sup> = 16 Zustände
Reisniel.

Ruckgekoppelte Synchronschaltung mittels D-Flip-Flops und EXOR Gatter





QΟ Q1 Q2 D0 0 ٥ 1 1 Zustandsname 0 O ٥ In diesem Beispiel Wert in hexa 0 1 001 Q 1 1 Ausgänge/Zustandscodierung 1 1 0 In diesem Beispiel Wert in binary 1 1 0 1

Was passiert, wenn alle 3 Flip-Flops mit O initialisiert werden?

| Qo | Q1 | Q۷ | DO | 000 |
|----|----|----|----|-----|
| 0  | 0  | 0  | 0  |     |
| 0  | 0  | 0  | 0  |     |

System bleibt im Zustand O